内嵌式指纹重构加速器-无效决定


发明创造名称:内嵌式指纹重构加速器
外观设计名称:
决定号:17359
决定日:2011-09-29
委内编号:5W101632
优先权日:
申请(专利)号:200820167736.8
申请日:2008-11-12
复审请求人:
无效请求人:成都方程式电子有限公司
授权公告日:2009-12-23
审定公告日:
专利权人:杭州晟元芯片技术有限公司
主审员:
合议组组长:龙安
参审员:朱世菡
国际分类号:G06K 9/00,G06F 13/40
外观设计分类号:
法律依据:专利法第22条第3款
决定要点:如果一项实用新型的权利要求相对于最接近的现有技术存在区别特征,并且现有技术中未给出将所述特征应用于最接近的现有技术以解决其技术问题的技术启示,同时该特征使得该实用新型的权利要求的技术方案具有有益的技术效果,则所述权利要求相对于现有技术具有创造性。
全文:
一、案由
本无效宣告请求涉及国家知识产权局于2009年12月25日授权公告的200820167736.8号发明专利 (下称本专利),其名称为“内嵌式指纹重构加速器”。本专利授权公告时的权利要求书如下:
“1、 一种内嵌式指纹重构加速器,其特征是:包括帧图采集器(22)、帧图缓存单元(24)、指纹重构单元(26)和全局控制逻辑(28),帧图采集器(22)与帧图缓存单元(24)之间通过写入地址总线组(202)、写入数据总线组(203)连接,帧图缓存单元(24)与指纹重构单元(26)之间通过读出地址总线组(204)、读出数据总线组(205)连接,全局控制逻辑(28)通过控制总线(201)分别与帧图采集器(22)、帧图缓存单元(24)、指纹重构单元(26)连接,图像缓冲区(40)通过内部总线(206)与指纹重构单元(26)连接;其中:
1)帧图采集器(22)用于指纹片段采集,包括一个采集控制寄存器组(221)和串行接口(222),在全局控制逻辑(28)控制下,通过串行接口(222)向指纹传感器(30)发送控制信号、并接收采集到的指纹帧图数据;
2)帧图缓存单元(24)用于对采集到的帧图数据进行缓存处理,包括缓存器(241)和缓存逻辑电路(242),缓存逻辑电路(242)用于指示缓存器(241)的存储状态;
3)指纹重构单元(26)包括用于配置重构参数的重构寄存器组(261),负责计算相邻两帧图的偏移量,并将来自缓存器(241)的有效帧图搬移到图像缓冲区(40);
4)全局控制逻辑(28)包括一个全局控制寄存器组(281),通过控制总线(201)监控帧图缓存单元(24)、指纹重构单元(26)的工作状态,以此状态信息控制帧图采集器(22)的启闭,当整幅指纹图像重构处理完成后产生中断。
2、 根据权利要求1所述的内嵌式指纹重构加速器,其特征是:所述缓存器(241)由A、B两个高速数据缓冲存储器,即缓存器A(24a)和缓存器B(24b)组成,用来存放相邻两帧图像,缓存器A(24a)和缓存器B(24b)各自拥有两组独立的地址/数据总线,使帧图采集器(22)和指纹重构单元(26)能够分别对缓存器A(24a)和缓存器B(24b)进行写数据和读数据操作;所述写入地址总线组(202)由两条写地址总线A_ADDR_WR、B_ADDR_WR组成,所述写入数据总线组(203)由两条写数据总线A_DATA_WR、B_DATA_WR组成,以上四条总线,构成帧图缓存单元(24)的数据写入通道,其中A_ADDR_WR、A_DATA_WR与缓存器A(24a)写入端相连,B_ADDR_WR、B_DATA_WR与缓存器B(24b)写入端相连;所述读出地址总线组(204)由两条读地址总线A_ADDR_RD、B_ADDR_RD组成,所述读出数据总线组(205)由两条读数据总线A_DATA_RD、B_DATA_RD组成,以上四条总线,构成帧图缓存单元(24)的数据读出通道,其中A_ADDR_RD、A_DATA_RD与缓存器A(24a)读出端相连,B_ADDR_RD、B_DATA_RD与缓存器B(24b)读出端相连。
3、根据权利要求2所述的内嵌式指纹重构加速器,其特征是:所述帧图采集器(22)还包括位移寄存器(223)、译码器(224)、时钟发生器(225)、写操作总线选择器(226)和写操作地址发生器(227)电路,位移寄存器(223)分别与指纹传感器(30)、写操作总线选择器(226)相连,时钟发生器(225)分别与位移寄存器(223)、指纹传感器(30)相连,译码器(224)与写操作总线选择器(226)、写操作地址发生器(227)相连,采集寄存器组(221)分别与时钟发生器(225)、写操作地址发生器(227)相连。
4、根据权利要求2所述的内嵌式指纹重构加速器,其特征是:所述指纹重构单元(26)还包括比较器(262)、重组器(263)、读操作总线选择器(264)、读操作地址发生器(265)和译码器B(266),比较器分别(262)与读操作总线选择器(264)、读操作地址发生器(265)相连,重组器(263)分别与比较器(262)、读操作总线选择器(264)、读操作地址发生器(265)相连,译码器B(266)分别与读操作总线选择器(264)、读操作地址发生器(265)相连,重构寄存器组(261)分别与比较器(262)、重组器(263)相连。”
请求人于2011年03月10日向专利复审委员会提出了无效宣告请求,同时提交了如下证据:
附件1:申请号为200710121589.0、发明名称为“一种指纹数据拼接还原方法”、授权公告日为2009年04月08日的专利授权公告书的复印件,共16页。(下称证据1)
请求人认为:(1)本专利的权利要求1中记载的技术特征“帧图采集器”、“全局逻辑控制”是本领域的惯用技术手段,“帧图缓存单元”已经在证据1所公开,“指纹重构单元”被证据1及本领域的公知常识所公开,以及上述各部件之间的总线连接同样是被证据1的附图及本领域的公知常识所公开;(2)权利要求2的技术特征被证据1及本领域的公知常识所公开;(3)权利要求3、4的附加技术特征是本领域的公知常识。因此,权利要求1-4相对于证据1及本领域的公知常识不具备创造性。
经形式审查合格,专利复审委员会于2011年05月24日受理了上述无效宣告请求并将无效宣告请求书及证据副本转给了专利权人,同时成立合议组对本案进行审查。
专利权人针对上述无效宣告请求于2011年06月24日提交了意见陈述书,但未对权利要求书进行修改,并认为:(1)权利要求1与证据1之间所存在的区别技术特征为,帧图采集器与帧图缓存单元之间通过写入地址总线组、写入数据总线组连接;并且上述区别技术特征取得了相应的技术效果,即,帧图采集器与帧图缓存单元之间直接通过写入地址总线组、写入数据总线组连接,可使帧图采集器采集到的数据不用通过总线和经由主处理器处理之后再传输到帧图缓存单元中去,如此设置,可在加速指纹数据传输并重构的基础上再进一步加快从指纹数据采集到指纹数据传输之间的速度,释放主处理器的处理空间,即降低主处理器、内存等资源的过度开销,使主处理器可以释放更多的空间去处理其他进程;并且由上述内容可知该区别特征也不属于本领域技术人员的普通知识,因此权利要求1具备创造性。(2)基于权利要求1具备创造性,从属权利要求2-4相对于证据1也具备创造性。
合议组于2011年07月22日向请求人发出了转送文件通知书,将专利权人于2011年06月24日提交的意见陈述书转送至请求人。
合议组于2011年07月28日向双方当事人发出了口头审理通知书,定于2011年09月06日举行口头审理。
2011年09月05日请求人提交无效宣告程序意见陈述书,并提交了7份附件,其中包括期刊、外文技术手册及译文、互联网信息资料的复印件、及一份专利申请说明书的复印件。
请求人认为:上述证据证明帧图采集器直接与帧图缓存单元通过总线连接是公知常识,因此权利要求1相对于对比文件1及上述公知常识不具备创造性。
口头审理如期举行,双方当事人均出席了本次口头审理。在口头审理过程中:(1)合议组告知双方当事人:请求人提交的证据1是授权公告文本,其公开文本(下称证据1’)的公开号为CN101127077A,公开日为2008年02月20日;专利权人当庭对证据1及证据1’的内容进行核实,确认两者公开的内容一致,同意接受证据1’;(2)合议组当庭告知请求人,其提交的多份公知常识性证据仅是复印件,未提交其中期刊、技术手册的原件并且没有提交能够证明上述期刊、技术手册、互联网信息资料的复印件与原件相同的证据,因此对其提交的公知常识性证据不予接受;(3)请求人表示其无效理由与无效请求书中的意见相同,权利要求1-4不具有创造性。其中,权利要求1要求保护一种装置,对比文件1记载的是一种方法,方法到装置的对应关系是直接的,权利要求1的包括的帧图采集、缓存单元、指纹重构单元、控制逻辑,在无效宣告请求书中已经指出前三者是指纹重构设备的基本的构成部件,本专利申请是对软件方法的硬件结构发明,是从方法到方法的提高,指纹重构单元从功能的意义上说就是指纹数据拼接模块,帧图采集器是由传感器厂家给出的标准接口来直接定义的,属于公知常识,权利要求1的缓存单元相当于对比文件1的权利要求9中提到的还原芯片包括至少2个RAM,权利要求里面的缓存逻辑电路对应对比文件1中的RAM缓存模块的一个子集,并已经在对比文件1的第11页倒数第10行中公开。
至此,合议组认为本案事实已经清楚,可以作出审查决定。
二、决定的理由
1.审查基础
专利权人未对权利要求书进行修改,本决定以本专利授权公告时的权利要求书为基础。
2.证据认定
请求人提交的证据1是授权公告文本,其授权公告日晚于本专利的申请日。经核实,证据1中记载的技术内容与其公开文本中的相关部分一致。即与公开号为CN101127077A,公开日为2008年02月20日 的发明专利申请公布说明书(下称证据1’) 的内容一致。专利权人对此也并无异议。证据1’的公开日早于本专利的申请日,因此,本决定将使用证据1’作为评价本专利创造性的现有技术。
3.具体理由的阐述
专利法第22条第3款所规定的创造性:是指同申请日以前已有的技术相比,该发明有突出的实质性特点和显著的进步,该实用新型有实质性特点和进步。
如果一项实用新型的权利要求相对于最接近的现有技术存在区别特征,并且现有技术中未给出将所述特征应用于最接近的现有技术以解决其技术问题的技术启示,同时该特征使得该实用新型权利要求的技术方案具有有益的技术效果,则所述权利要求相对于现有技术具有创造性。
权利要求1请求保护一种内嵌式指纹重构加速器, 证据1’公开了一种指纹数据拼接方法,并具体公开了如下技术特征(参见证据1’的权利要求9、说明书第8页第3段、附图2):一种指纹数据拼接还原芯片,其包括RAM地址读写控制模块,指纹数据读写地址与拼接地址输出选择模块,指纹数据拼接模块,RAM选择模块,至少两个RAM(相当于帧图缓存单元),相邻指纹片偏移量计算模块(指纹数据拼接还原芯片中的各个部件可有序地协同工作,因此必然存在控制逻辑电路与各部件通过总线相连,即相当于权利要求1中全局控制逻辑与多个部件的连接关系);指纹拼接模块(完成指纹重构的功能,由于RAM中存储指纹数据,而指纹拼接模块是对RAM中存储的内容进行读取和操作,它们之间必然通过数据总线、地址总线进行连接,因此此处隐含公开的其与存储器RAM通过地址总线、数据总线进行连接),依据相邻水平垂直指纹片偏移量计算模块计算的冗余度参数进行拼接,以及向RAM选择模块提供读写地址和拼接后的数据;RAM地址读写控制模块,向RAM选择模块提供读写控制信号以及读写地址;指纹数据读写地址与拼接地址输出选择模块,用于选择RAM地址读写控制模块和指纹拼接模块提供的读写地址,并向RAM选择输出读写地址;相邻水平垂直指纹片偏移量计算模块(相当于指纹重构单元的计算相邻两帧指纹图的偏移量的功能),利用从RAM选择模块中读取的指纹数据进行冗余度参数计算;RAM选择模块,用于向RAM输出读写地址以及使能,并对其他所有模块提供读写数据和地址的中转,以及向总线输出拼接后的指纹数据和控制信号。图中,3个RAM的乒乓状态由RAM选择模块产生,它是控制3个RAM时分复用信号(比如RAM2和RAM3是2个sensor采集到的输入指纹数据的缓冲buffer(也就是缓存),在对RAM2进行写操作的时候,RAM3进行读操作,它的主要作用就是调节和控制所有模块工作的时序。
通过对比可知,权利要求1与证据1’的区别技术特征为:权利要求1还包括:(1)帧图采集器与帧图缓存单元之间通过写入地址总线组、写入数据总线组连接;(2)帧图采集器;(3)全局控制逻辑的具体功能;(4)缓存逻辑电路用于指示缓存器的存储状态。
针对区别技术特征(2)、(4),所涉及帧图采集器的构造、控制、及使用方法,缓存逻辑电路指示缓存器的存储状态都是本领域的公知常识;在惯用的指纹识别系统中,用于采集指纹图像的帧图采集器是使用非常广泛的设备;而其内部的构造

郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,多谢。

留言与评论(共有 0 条评论)
   
验证码: